Arm、Cadence 和 Xilinx 採台積電 7 奈米製程技術,推出第一款 Arm Neoverse 系統開發平台

作者 | 發布日期 2019 年 03 月 28 日 16:05 | 分類 市場動態 , 晶片 , 軟體、系統 line share follow us in feedly line share
Arm、Cadence 和 Xilinx 採台積電 7 奈米製程技術,推出第一款 Arm Neoverse 系統開發平台


全球電子設計創新廠商益華電腦(Cadence Design Systems, Inc.)宣布與 Arm 和 Xilinx 合作推出新的開發平台,該平台經過台積電 7 奈米 FinFET 製程技術驗證,以全新 Arm Neoverse N1 平台為基礎,並為下一代雲端到邊緣基礎架構所開發。Neoverse N1 系統開發平台(SDP)也是業界首款通過 CCIX 互連架構、實現非同步計算加速的 7 奈米基礎架構開發平台,可供硬體和軟體開發人員用於硬體原型設計、軟體開發、系統驗證和性能分析 / 調整的進行。

SDP 包括一個以 Neoverse N1 為基礎、運行頻率高達 3GHz 的 SoC,全尺寸快取和大量的記憶體頻寬,以及最新的優化系統 IP。SDP 的穩健性非常適用於廣泛的應用程序的開發、故障排除、性能優化和工作負載分析,包括機器學習(ML)、人工智慧(AI)和資料分析。

此款 Neoverse N1 SDP 由 Arm、Cadence 和 Xilinx 聯手於台積電製程技術上開發,其中包括 Cadence 針對 CCIX 開發的 IP、PCI Express(PCIe)的第 4 代規格,和 DDR4 PHY IP。SDP 以完整 Cadence 工具流程進行晶片實現和驗證,並採台積電 7 奈米 FinFET 製程技術。這是業界首款以先進的 7 奈米製程技術量產的成功案例,並透過 Xilinx Alveo U280 CCIX 加速卡,透過 CCIX 晶片到晶片相干互連協議,提供與 Xilinx Virtex UltraScale + FPGA 的連接。對於擁有大量運算工作負載的客戶,CCIX 可顯著提高加速器的可用性,並提高資料中心性能 / 效率,降低進入現有主機基礎架構系統的門檻,並提高加速系統的總體擁有成本(TCO)。

供貨時間

Neoverse N1 SDP 將於 2019 年第二季限量供貨,隨後幾季將提供更多產品。這款的軟體堆疊(software stack)可透過 Linaro 和 GitHub 開放原始碼儲存庫獲得,為開發人員提供創新的 Linux 軟體體驗。Xilinx Alveo U280 加速卡具有整合高頻寬記憶體(HBM)和 CCIX 介面的高性能 FPGA,現已上市,可直接從 Xilinx 購買。此外,完整的 Cadence SoC 實現和驗證流程、CCIX、PCIe 第 4 代規格和 DDR4 IP 以及 Neoverse N1 快速採用套件(RAK)現已上市,因此客戶可以立即開始在 TSMC 的 7 奈米上設計以 Neoverse N1 為基礎的 SoC。

(首圖來源:Designed by Freepik