由於記憶體、通訊射頻與處理器晶片等半導體製程線寬無法同步微縮,驅使同質整合 SoC 單晶片發展進程受到限制,所幸 EDA 工具適時導入並延伸封裝異質整合架構,使得現行如 2.5D/3D IC、SiP 系統級封裝等技術發展將持續受摩爾定律限制。此外,隨著 EDA 工具從晶片端至終端產品應用等上下游半導體產業鏈逐步彙整,且再由封裝異質整合為核心框架,使其整體散熱機制、訊號與功率完整性等關鍵發展指標,亦將跟隨軟體層級與實體技術發展同步演進。
本篇文章將帶你了解 :2.5D/3D IC封裝架構與散熱機制重新設計 SiP封裝雖擁有高度集中化特點