智原推 DDR/LPDDR 實體層 IP 解方,適用聯電 22ULP、14FFC 製程

作者 | 發布日期 2025 年 07 月 23 日 12:01 | 分類 半導體 , 晶片 line share Linkedin share follow us in feedly line share
Loading...
智原推 DDR/LPDDR 實體層 IP 解方,適用聯電 22ULP、14FFC 製程

ASIC 設計服務暨 IP 研發領導廠商智原科技(Faraday Technology Corporation)宣布推出可支援第三至第五代 DDR/LPDDR 的通用實體層 IP,適用於聯電 22ULP 與 14FFC FinFET 製程。

智原指出,公司持續致力於提供優化的自有IP解決方案,協助 ASIC 客戶提升開發效率與產品成本競爭力與降低風險。

智原科技營運長林世欽指出,隨著 SoC 設計日益複雜,市場對高效能與低功耗的記憶體解決方案需求不斷提升。智原提供涵蓋控制電路、實體層及子系統整合服務的完整 DDR/LPDDR IP 解決方案,協助客戶加速設計時程、降低開發風險,並以高品質且可靠的記憶體子系統,滿足先進應用的設計需求。

智原的 DDR/LPDDR 實體層 IP 解決方案,已廣泛應用於多項 SoC 設計案中,經過矽驗證及單晶片系統整合驗證,其高度穩定性與相容性完全符合 JEDEC 規範,可確保與記憶體晶片間資傳輸效能,並優化功耗表現。

其中,22ULP PHY 支援低至 0.8V 的操作電壓,特別適用於行動裝置、5G 與物聯網等功耗敏感的應用;而 14nm PHY支援 DDR5/LPDDR5,提供高達 6,400Mbps 的傳輸速率,並內建參數調整機制、阻抗匹配校正與 DFE 等功能,確保訊號傳輸的品質與穩定性。

(首圖來源:智原科技)

延伸閱讀:

想請我們喝幾杯咖啡?

icon-tag

每杯咖啡 65 元

icon-coffee x 1
icon-coffee x 3
icon-coffee x 5
icon-coffee x

您的咖啡贊助將是讓我們持續走下去的動力

總金額共新臺幣 0
《關於請喝咖啡的 Q & A》