三星揭露首款採自家 3 奈米 GAA 高階行動 SoC 終於流片

作者 | 發布日期 2024 年 05 月 06 日 14:50 | 分類 IC 設計 , Samsung , 半導體 line share follow us in feedly line share
三星揭露首款採自家 3 奈米 GAA 高階行動 SoC 終於流片


上週三星電子和新思科技 (Synopsys) 共同宣布,自家代工 3 奈米 GAA 製程流片首款行動 SoC。新思科技表示,三星用 Synopsys.ai EDA 套件設計佈線,驗證 SoC 設計,效能更好。

三星未命名高效能行動 SoC 採通用 CPU 和 GPU 架構,以及新思科技各種 IP 模組。SoC 設計人員使用 Synopsys.ai EDA 套件微調設計與最大限度提高產量的 Synopsys DSO.ai,以及更高性能、更低功耗、最佳化晶片面積 (PPA) 的 Synopsys Fusion Compiler RTL- to-GDSII 解決方案。

雖然三星用 Synopsys.ai 套件開發高性能 SoC 很重要,但還有另一個更重要面向,就是三星終於流片先進智慧手機 AP。儘管三星晶圓代工近兩年開始採 GAA 的 SF3E 節點生產晶片,但從用於自家手機或其他 SoC。迄今 SF3E 節點只用於加密貨幣挖礦晶片,可能是因首個採 GAAFET 節點初期良率不高。

三星雖未透露 SoC 製程,新聞稿也僅指出採 GAA 節點,且第一代 3 奈米級 SF3E 之外,三星代工還有更複雜的 SF3 製程,比 SF3E 改進更多,且幾季內量產。考慮到時間,合理猜測是 SF3。

三星與新思科技的夥伴關係,新思科技工具使晶片設計有顯著效能改進。兩家都認為工具將晶片最高時脈提高 300MHz,功耗降低 10%。三星 SoC 開發人員使用設計分區最佳化、多源時脈綜合 (MSCTS) 和智慧線路最佳化減少訊號干擾,甚至更簡單分層法。官方說透過 Synopsys Fusion Compiler 完成工作,同時跳過數週「手動」設計時間。

三星 SLSI 副總裁 Kijoon Hong 表示,兩家長期合作提供領先 SoC 設計,尤其與新思科技合作能在最先進行動 CPU 核心和 SoC 設計成功展現最高效能、功耗和晶片面積,是非凡里程碑,證明人工智慧驅動解決方案能幫助實現目標,甚至最先進 GAA,建立超高生產率設計系統,創造令人印象深刻的成果。

(首圖來源:三星)